近日,PCI-SIG正式揭曉了PCIe 7.0規(guī)范,這一里程碑式的進展標(biāo)志著數(shù)據(jù)傳輸速率躍升至前所未有的128GT/s,為AI、機器學(xué)習(xí)、800G以太網(wǎng)、云計算及量子計算等前沿數(shù)據(jù)密集型應(yīng)用鋪設(shè)了堅實的道路。
PCIe 7.0規(guī)范的亮點紛呈,最為引人注目的便是其高達128GT/s的原始比特率。在x16通道配置下,這一速率能夠解鎖512GB/s的雙向帶寬潛力,為數(shù)據(jù)傳輸效率設(shè)立了新標(biāo)桿。
技術(shù)層面,PCIe 7.0采用了先進的PAM4(4級脈沖幅度調(diào)制)信號技術(shù)和基于Flit的編碼方案,這些創(chuàng)新不僅提升了傳輸速率,還優(yōu)化了信號質(zhì)量,確保了數(shù)據(jù)傳輸?shù)姆€(wěn)定性和可靠性。
PCIe 7.0在能效比上實現(xiàn)了顯著提升,這對于追求高性能與低功耗并重的現(xiàn)代計算環(huán)境而言,無疑是一大福音。同時,該規(guī)范保持了與以往PCIe技術(shù)的向后兼容性,確保了技術(shù)迭代的平穩(wěn)過渡。
PCI-SIG總裁兼主席Al Yanes對此表示:“自誕生以來,PCIe技術(shù)便以其高帶寬、低延遲的特性,成為了IO互連領(lǐng)域的佼佼者。PCIe 7.0規(guī)范的發(fā)布,不僅延續(xù)了我們每三年翻倍IO帶寬的傳統(tǒng),更為未來數(shù)據(jù)中心的革新奠定了堅實基礎(chǔ)。”
PCI-SIG還同步推出了一項新的光互連規(guī)范修訂版,旨在進一步提升PCIe技術(shù)的性能表現(xiàn)。這一修訂涵蓋了PCIe 6.4規(guī)范及最新的PCIe 7.0規(guī)范,為光纖實現(xiàn)PCIe技術(shù)提供了首個行業(yè)標(biāo)準(zhǔn)化路徑,標(biāo)志著PCIe技術(shù)在光互連領(lǐng)域的重大突破。
據(jù)透露,PCIe 7.0標(biāo)準(zhǔn)的預(yù)FYI測試預(yù)計將于2027年完成,而初步集成商名單則有望在2028年揭曉。這一系列時間線的公布,無疑為業(yè)界提供了清晰的規(guī)劃藍圖,激發(fā)了各方對PCIe 7.0技術(shù)應(yīng)用的期待與熱情。